본문 바로가기

자일링스

(5)
Xilinx, 인텔 개발자 포럼 2014에서 데이터 센터의 효율을 높이는 스마트 솔루션 제시 자일링스는 인텔 개발자 포럼 2014(Intel Developers Forum 2014, IDF 2014)에서 데이터 센터 효율을 높이는 스마트 솔루션을 선보인다고 발표했다.이번 데모를 통해 자일링스는 자사의 FPGA용 가속 레퍼런스 디자인과 OpenCL 개발 기술을 포함한 차세대 데이터 센터에서 사용할 최첨단 고성능 플래시 저장 장치 및 FPGA 기반 가속 솔루션을 소개할 예정이다. 올 프로그래머블 28nm 및 20nm 실리콘 기반 솔루션을 사용하는 사용자는 데이터 센터의 효율성과 용량을 늘리고 투자 수익률을 최대화하고 운영 비용을 절감할 수 있다.IDF 2014에서 선보이는 자일링스 기술 데모키 값 저장 애플리케이션 가속 이 자일링스 데모는 광범위하게 적용 가능한 키 값 저장 작업 부하 가속 엔진(예..
Xilinx, 버텍스 울트라스케일 FPGA 첫 출하 자일링스는 버텍스(Virtex)® 울트라스케일(UltraScale)™ VU095 올프로그래머블(All Programmable) FPGA를 처음 출하했다고 밝혔다. 이로써 자일링스는 400G 및 500G 애플리케이션을 싱글칩에 구현할 수 있는 업계 유일의 20nm 하이엔드 제품군으로 확장할 수 있게 되었다. 버텍스 울트라스케일 VU095 디바이스는 유례 없는 성능과 시스템 통합, 및 유선 통신, 테스트 및 측정, 항공우주 및 국방, 데이터 센터 등 다양한 애플리케이션에 사용 가능한 대역폭을 제공한다. 자일링스는 또한 약 200만여 개의 로직 셀에 130 Mb이상의 온 칩 RAM, 수 천 개의 병렬 I/O 핀 및 최대 120개의 직렬 트랜시버를 결합한 버텍스 울트라스케일 제품군에 VU190 FPGA를 추가했..
[아이씨엔] Xilinx, 업계 최초로 20나노 올 프로그래머블 제품 출하 자일링스는 TSMC를 통해 제조된 반도체 업계 최초의20나노 제품과 PLD 업계 최초의 20 나노 올 프로그래머블 디바이스를 처음으로 고객에게 출하했다고 밝혔다. 자일링스의 UltraScale™ 디바이스는 Vivado® ASIC 강도 디자인 수트와 결합된 업계 유일의 ASIC 클래스 프로그래머블 아키텍처와 최근 발표된 UltraFast™ 설계 기법으로 ASIC 클래스의 장점을 십분 발휘하고 있다. UltraScale 디바이스는 고객에게 1.5~2배의 더 높은 시스템 레벨 성능과 통합을 구현할 수 있게 해준다. 자일링스의 부사장 겸 제품 총괄 매니저인 빅터 펭(Victor Peng)은 "자일링스는 업계 최초로 고성능 FPGA가장 먼저 고객에게 선보임으로써, 자일링스는 업계 최고의 리더십을 다시 한번 재확인..
자일링스, SSI 기술로 무어의 법칙을 이어간다 획기적인 용량과 대역폭 및 전력 절감을 제공하는 스택 실리콘 인터커넥트(SSI: stacked silicon interconnect) 기술 발표 자일링스 www.xilinx.com 는 높은 트랜지스터 및 로직 밀도와 상당한 수준의 연산 및 대역폭 성능을 요하는 애플리케이션을 위해, 단일 패키지에 멀티 FPGA 다이를 사용하여 획기적인 용량과 대역폭 및 전력 절감을 제공하는 스택 실리콘 인터커넥트(SSI: stacked silicon interconnect) 기술을 업계 최초로 발표했다. 자일링스의 28나노 7 시리즈 FPGA에 3D 패키징 기술 및 TSV(through-silicon vias)를 적용함으로써, 자일링스의 타깃 디자인 플랫폼은 리소스 요구사항이 단일 다이 FPGA 범위의 2배 이상인 시스템..
항공 국방분야 고급 암호 처리 애플리케이션용 솔루션 탄생 자일링스 버텍스-5Q FPGA, 미 국가안보국(NSA) 인증 자일링스(www.xilinx.com)는 항공/국방 산업에서 정확도가 높은 애플리케이션을 위한 고성능 프로그래머블 솔루션의 최신 버전이 미 국가안보국(NSA)으로 부터 타입1 크립토 시스템(Crypto System)에서의 사용을 승인 받았다고 발표했다. 이 승인은 버텍스-5Q 보안 통신 타깃 디자인 플랫폼의 주요한 구성요소들에 적용된다. 이 솔루션은 피지컬 디자인 보안을 위해SCC(single chip crypto) 디자인 기법과 새로 발표된 보안 모니터 2.0 IP 코어를 제공하고 있다. SCC는 다수의 FPGA 기능을 단 하나의 디바이스에 결합하여 항공/국방 제품 개발자가 고집적도를 통해 시스템의 크기, 무게, 전력 및 비용(SWAP-C)을 ..